# Лабораторная работа 3

# Изучение IP-компонентов и системы моделирования CAПР Quartus Prime Lite

**Цель лабораторной работы:** Знакомство с базовыми возможностями схемного редактора (использование IP-компонентов), редактора конечного автомата и системы моделирования CAПР Quartus Prime. Создание иерархического проекта.

Работа включает следующие этапы:

- Создание проекта
- Создание преобразователя двоичного кода в 7-сегментный код на базе файла с текстовым описанием
- Создание экземпляров счетчика и мультиплексора на базе библиотеки IPкомпонентов
- Создание конечного автомата с помощью редактора конечных автоматов
- Создание дизайн файла компонента с помощью схематического редактора
- Функциональное моделирование компонента
- Создание иерархического проекта на базе созданного компонента
- Функциональное моделирование проекта
- Назначение выводов ПЛИС
- Создание sdc файла
- Выполнение полной компиляции проекта
- Временное моделирование проекта
- Изменение параметров схемы проекта и его повторная полная компиляция
- Конфигурирование ПЛИС и проверка работоспособности на отладочной плате.

**Алгоритм работы проекта:** В проекте реализована схема <u>динамической</u> индикации информации на светодиодном 7-сегментном 4-х разрядном индикаторе. На разрядах индикатора отображаются следующая информация:

- на 1-ом разряде число 0, формируемое схемой проекта;
- на 2-ом разряде число, задаваемое переключателями SW[3..0];
- на 3-ом разряде число, задаваемое переключателями SW[7..4];
- на 4-ом разряде число F, формируемое схемой проекта;

#### 1. Создание проекта.

1.1. Запустите пакет проектирования Quartus Prime Lite.

**Замечание**. Порядок создания проекта подробно описан в документе «Практическое занятие 1\_v1».

1.2. Для создания проекта выполните следующие действия:

File -> New Project Wizard.

В появившемся окне "Introduction" выполните «Next».

1.3. В окошке "**Directory, Name, Top-Level Entity**" (рис. 1) задайте (или выберите существующую) директорию с проектами и название проекта **lab3\_<fio>** (<fio> – аббревиатура на латинице из первых букв ФИО).

#### Важно!

- 1. Желательно выделить папку для проектов в корневом каталоге.
- 2. Не используйте кириллицу и пробелы в определении путей и названий проектов и



Рис. 1 Окно выбора директории для установки проекта

Выполните «**Next**», далее «**Yes**» на предложение создать новую директорию для создаваемого проекта (если директория не создана ранее).

- 1.4. Появится окно "**Project Type**", выберите *empty project* (пустой проект) и затем выполните «**Next**».
- 1.5. Появится окно "Add Files", выполните «Next».
- 1.6. Появится окно "Family, Device & Board Settings". На панели Device family выбирается семейство ПЛИС Cyclone IVE, а из таблицы Available devices нужная микросхема EP4CE6E22C8. Для облегчения поиска микросхемы можно конкретизировать ее параметры с помощью выбора параметров «тип корпуса» (package), «количество выводов» (pin count), «быстродействие ядра» (core speed grade) из

соответствующих выпадающих меню панели *Show in 'Available devices' list* (рис. 2). Для проектов практических и лабораторных работ необходимо выбирать микросхему, установленную на отладочную плату, с помощью которой выполняются данные работы. Выполните «**Next**».

- 1.7. Появится окно "EDA Tool Settings", выполните «Next».
- 1.8. Появится последнее окно создания проекта "Summary", в котором можно проверить все настройки, сделанные на предыдущих шагах. Выполните «Finish».



Рис.2 Окно для выбора микросхемы

После этого вновь созданный проект становится текущим в запущенной системе проектирования **Quartus Prime.** 

# 2. Создание преобразователя двоичного кода в 7-сегментный код на базе файла с текстовым описанием

2.1. Откройте файл bin\_7seg.vhd из папки проекта (рис. 3). В нем описан компонент, преобразующий входной 4-х разрядный двоичный код в 7-сегментный код на языке описания аппаратуры VHDL.

```
bin 7seg.vhd
     | 🏍 🗗 | 🏥 🕮 | 🖪 🗗 🚹 | 🕕 🐷 | 🤣 | 267 📃
         LIBRARY IEEE;
USE IEEE.std_logic_1164.all;
       ENTITY bin_7seg IS
 4
56789111213145161718922223242262789333334
              PORT
                  d_bin : IN STD_LOGIC_VECTOR( 3 downto 0);
pnt : IN STD_LOGIC;
ss : OUT STD_LOGIC_VECTOR( 7 downto 0)
      END bin_7seg;

□ARCHITECTURE RTL OF bin_7seg IS
       BEGIN
         WITH d_bin SELECT
ss(6 downto 0)<=
"0111111" WHEN
                                    "0000",
"0001",
              "0000110"
                             WHEN
             "1011011"
"1001111"
                                     "0010
                             WHEN
                                     "0011
                             WHEN
              "1100110"
              "1101101"
               11111101
                                      0110
               0000111
                                     "0111
                             WHEN
               1111111
                             WHEN
               '1110111"
                                     "1010
               '1111100"
'0111001"
                             WHEN
                                      1011
                                     "1100
                             WHEN
              "1011110"
                                    "1101
                             WHEN
               1111001"
               1110001"
                             WHEN OTHERS;
         ss(7)<=pnt;
         END:
```

Рис.3 Окно текстового редактора с кодом преобразователя 4-х разрядного двоичного кода в 7-сегментный код на языке описания аппаратуры VHDL

2.2. В окне открытого текстового редактора выполните

#### File -> Create/Update -> Create Symbol File for Current File

Будет создан графический символ bin\_7seg.bsf для текстового описания преобразователя кода, который будет использоваться в качестве компонента схемы проекта (рис. 25).

#### 3. Создание экземпляра счетчика на базе библиотеки ІР-компонентов

3.1. В окне **IP Catalog** в разделе **Library->Basic Functions->Arithmetic** выберите мегафункцию **LPM\_COUNTER** (рис. 4) и нажмите кнопку «+**ADD**»,



Рис. 4 Окно IP Catalog

3.2. В появившемся окне настройки задайте имя экземпляра выбранного компонента (Counter\_12b) и укажите язык описания аппаратуры (VHDL), в коде которого он будет храниться в проекте (рис.5). Выполните «**OK**».



Рис. 5 Окно создания экземпляра выбранного компонента

3.3. В появившемся окне "MegaWizared Plug-In Manager [page 1 of 5]" установите разрядность счетчика 12 бит (рис. 6). Выполните «Next».



Рис. 6 Окно настройки экземпляра выбранного компонента (page 1)

3.4. В появившемся окне "MegaWizared Plug-In Manager [page 2 of 5]" установите модуль счета 4 и выход переноса *carry-out* (рис. 7), выполните «Next».



Рис. 7 Окно настройки экземпляра выбранного компонента (page 2)

- 3.5. В появившемся окне "MegaWizared Plug-In Manager [page 3 of 5]" выполните «Next».
- 3.6. В появившемся окне "MegaWizared Plug-In Manager [page 4 of 5]" выполните «Next».
- 3.7. В появившемся окне "MegaWizared Plug-In Manager [page 5 of 5]" выберите создаваемые файлы, как на рис. 8. Далее «Finish». Экземпляр счетчика Counter\_28b создан.



Рис. 8 Окно настройки экземпляра выбранного компонента (page 5)

- 3.8. В появившемся окне "QUARTUS Prime IP Files", на предложение добавить созданный компонент в проект, выберите «Yes».
- 3.9. В окне **IP Catalog** в разделе **Library->Basic Functions->Miscellaneous** выберите мегафункцию **LPM\_MUX** (рис. 9) и нажмите кнопку «+**ADD**».



Рис. 9 Окно **IP Catalog** 

3.10. В появившемся окне настройки задайте имя экземпляра выбранного компонента (MUX5\_1) и укажите язык описания аппаратуры (VHDL), в коде которого он будет храниться в проекте (рис.10). Выполните « $\mathbf{OK}$ ».



Рис. 10 Окно создания экземпляра выбранного компонента

3.11. В появившемся окне "MegaWizared Plug-In Manager [page 1 of 3]" установите 4 входа разрядностью 5 бит (рис. 11). Выполните «Next».



Рис. 11 Окно настройки экземпляра выбранного компонента (page 1)

- 3.12. В появившемся окне "MegaWizared Plug-In Manager [page 2 of 3]" выполните «Next».
- 3.13. В появившемся окне "MegaWizared Plug-In Manager [page 3 of 3]" выберите создаваемые файлы как на рис. 12. Далее выполните «Finish». Экземпляр мультиплексора MUX5\_1 создан.



Рис. 12 Окно настройки экземпляра выбранного компонента (page 3)

3.14. В появившемся окне "QUARTUS Prime IP Files", на предложение добавить созданный компонент в проект, выберите «Yes».

#### 4. Создание конечного автомата с помощью редактора конечных автоматов

4.1. Выполните **File -> New** или **Create New Design** в окне **Task** (рис. 13a), откроется окошко (рис. 13b) с выбором типов создаваемых файлов.



Рис. 13 Окно создания проектного файла (а) и окно выбора типа создаваемого проектного файла(b)

4.2. Выберите **Design Files ->** *State Machine File*, далее «**OK**». В результате откроется окошко редактора конечного автомата – **State Machine Editor** (рис. 14).



Рис. 14 Окно редактора конечного автомата

Значения пиктограмм на панели инструментов редактора конечного автомата отображены в таблице 1.

| Пикто<br>грамма | Функция                   | Комментарий                                                                                                 |
|-----------------|---------------------------|-------------------------------------------------------------------------------------------------------------|
| **              | Add New Input Port        | Добавить новый вход автомата                                                                                |
| <b>*</b>        | Add New Output Port       | Добавить новый выход автомата                                                                               |
| 66              | Find /Ctrl+F              | Поиск объектов                                                                                              |
| <u> </u>        | Bird's Eye View           | Просмотр всей схемы (взгляд с высоты птичьего полета)                                                       |
|                 | Input Port List           | Включить/ выключить окно с входными сигналами<br>(Input Table)                                              |
| -               | Output Port List          | Включить/ выключить окно с выходными сигналами (Output Table)                                               |
|                 | State Table               | Включить/ выключить окно задания и настройки состояний автомата и условий перехода между ними (State Table) |
| x=b             | Show Transition Equations | Включить/ выключить показ условий перехода между состояниями на схеме                                       |
| <b>=</b>        | Detach/Attach Window      | Отсоединить/Присоединить State Machine Editor                                                               |
| <b>▶</b>        | Selection Tool            | Выбор режима редактирования схемы                                                                           |
| <b>e</b>        | Zoom Tool                 | Масштабирование схемы                                                                                       |
|                 | Magnifying Glass Tool     | Увеличение фрагмента схемы                                                                                  |
| *               | Hand Tool                 | Перетаскивание схемы по полю редактора                                                                      |
|                 | State Tool                | Установка объекта "состояние автомата" на поле<br>редактора                                                 |
|                 | Transition Tool           | Инструмент для рисования переходов между состояниями                                                        |
| **              | State Machine Wizard      | Запуск создания и редактирования автомата                                                                   |
| HDL             | Generate HDL File         | Создание описания созданного автомата на языке описания аппаратуры                                          |
| 2               | Use Rubberbanding         | Создание соединений между состояниями автомата в виде произвольных кривых                                   |

4.3. В данной работе создадим конечный автомат с помощью инструмента **State Machine Wizard**. Нажмите кнопку • на панели инструментов редактора конечных автоматов. Появится окно **State Machine Wizard** (рис. 15), на вкладке **General** которого настройте сигнал *reset* со следующими значениями: *Asynchronous, Reset is Active High*.



Рис. 15 Задание параметров сигнала *reset* конечного автомата

4.4. На вкладке **Inputs** кликните левой кнопкой мыши по надписи «**New**» в колонке **Input Port** и введите имя **ENA** (рис. 16).



Рис. 16 Задание входных сигналов конечного автомата

4.5. На вкладке **Outputs** кликните левой кнопкой мыши по надписи «**New**» в колонке **Output Port** и введите имена сигналов **DIG[3:0]** и **SEL[1:0]** (рис. 17).



Рис. 17 Задание выходных сигналов конечного автомата

4.6. На вкладке **States** кликните левой кнопкой мыши по надписи «**New**» в колонке **State** и введите имена состояний автомата **state1**, **state2**, **state3**, **state4** (рис. 18). В колонке **Reset** определено, что по активному сигналу **reset** автомат перейдет в состояние **state1**.



Рис. 18 Задание состояний конечного автомата

4.7. На вкладке **Transitions** кликните левой кнопкой мыши по надписи «**New**» в колонке **Source State** (исходное состояние) и введите имя состояния автомата **state1.** Затем в колонке **Destination State** (состояние назначения) введите состояния автомата **state2.** В колонке **Transition** определите условие перехода автомата из состояния **state1**в состояние **state2**. Аналогично заполните остальные строки таблицы (рис. 19).



Рис. 19 Задание условий перехода конечного автомата

4.8. На вкладке **Actions** кликните левой кнопкой мыши по надписи «**New**» в колонке **Output Port** и выберите выходной сигнал **DIG[3:0]** из выпадающего списка. Затем, в колонке **Output Value**, задайте его значение для состояния, которое выбирается в колонке **In State.** Аналогично заполните остальные строки таблицы (рис. 20).



Рис. 20 Задание значений выходных сигналов для состояний конечного автомата

4.9. Выполните **«Apply»**, затем **«Close».** На экране редактора конечных автоматов появится схема созданного автомата (рис. 21).



Рис. 21 Схема созданного конечного автомата

4.10. При желании схему можно отредактировать. Для этого надо выбрать инструмент и выполнить, путем выделения элементов схемы, перестановку надписей, символов состояний и линий связи в желаемый вид (рис. 22).



Рис. 22 Отредактированная схема созданного конечного автомата

- 4.11. Сохраните файл, выполнив **File -> Save As**, под именем  $fsm\_gen.smf$ .
- 4.12. Выполните генерацию файла описания созданного автомата на языке HDL с

помощью инструмента. Для этого нажмите на нее ЛКМ на панели инструментов и в появившемся окне **Generate HDL File** выберите нужный язык описания (в нашем случае VHDL) (рис. 23). Далее выполните «**OK**». Появится окно текстового редактора **Text Editor** с созданным текстом описания автомата на языке VHDL (рис. 24).



Рис. 23 Генерация файла описания созданного автомата на языке HDL

```
23
💠 Text Editor - C:/Cloud_Mail.Ru/Labs_BPO17/lab3_iav/lab3_iav - lab3_iav - [fsm_gen.vhd]
 File Edit View Project Processing Tools Window Help
                                                                                                                                                                                                    Search altera.com
   📳 | 🐽 📅 | 🏗 🕮 | 🖪 🗗 怆 | 🕕 🐷 | 🤣 | 267
            D-- Copyright (C) 2018 Intel Corporation. All rights reserved.

- Your use of Intel Corporation's design tools, logic functions
- and other software and tools, and its AMPP partner logic
- functions, and any output files from any of the foregoing
- (including device programming or simulation files), and any
- associated documentation or information are expressly subject
- to the terms and conditions of the Intel Program License
- Subscription Agreement, the Intel Quartus Prime License Agreement,
- the Intel FPGA IP License Agreement, or other applicable license
- agreement, including, without limitation, that your use is for
- the sole purpose of programming logic devices manufactured by
- Intel and sold by Intel or its authorized distributors. Please
- refer to the applicable agreement for further details.
   2
   4
5
6
7
8
9
10
11
12
13
14
15
16
             □-- Generated by Quartus Prime Version 18.1.0 Build 625 09/12/2018 SJ Lite Edition 

-- Created on Tue Mar 02 21:37:32 2021
17
18
19
20
21
                 LIBRARY ieee;
USE ieee.std_logic_1164.all;
             ∃ENTITY fsm_gen IS
□ PORT (
22
23
24
25
26
27
28
29
                             PORT
                                       T (
clock: IN STD_LOGIC;
reset: IN STD_LOGIC := '0';
ENA: IN STD_LOGIC := '0';
DIG: OUT STD_LOGIC_VECTOR(3 DOWNTO 0);
SEL: OUT STD_LOGIC_VECTOR(1 DOWNTO 0)
                 END fsm_gen;
 30
            □ ARCHITECTURE BEHAVIOR OF fsm_gen IS

TYPE type_fstate IS (state1,state2,state3,state4);

SIGNAL fstate : type_fstate;

SIGNAL reg_fstate : type_fstate;
31
32
33
34
             BEGIN
 35
36
37
             PROCESS (clock, reset, reg_fstate)
                             BEGIN
                                       IN
IF (reset='1') THEN
    fstate <= state1;
ELSIF (clock='1' AND clock'event) THEN
    fstate <= reg_fstate;</pre>
 38
 39
             占
40
41
42
43
44
45
                                        END IF;
                             END PROCESS;
             PROCESS (fstate, ENA)
46
47
                            BEGIN
                                                                                                                                                                                                                                    00:00:00
```

Рис. 24 Файл описания созданного автомата на языке HDL

#### 4.13. В окне открытого текстового редактора выполните

# File -> Create/Update -> Create Symbol File for Current File

Будет создан графический символ  $fsm\_gen.bsf$  для созданного автомата, который будет использоваться в качестве компонента для схемы проекта (рис. 25).



Рис. 25 Символ созданного автомата в библиотеке проекта

# 5. Создание дизайн - файла компонента с помощью схематического редактора

- 5.1. Выполните **File -> New** или **Create New Design** в окне **Task** (рис. 26a), откроется окошко (рис. 26b) с выбором типов создаваемых файлов.
- Выберите **Block\_Diagram/Schematic File**, далее **«ОК»**. В результате откроется окошко схематического редактора (**Schematic editor**).
- 5.2. Сохраните файл со схемой **File -> Save As** с именем *ind\_drv.bdf*. Пакет по умолчанию предлагает имя файла с именем проекта и расширением, которое определяется выбранным типом проектного файла. По умолчанию опция 'Add file to current project' включена и при сохранении созданный файл автоматически подключится к текущему проекту.
- 5.3. Нарисуйте схему компонента (рис. 27). Создаваемый компонент выполняет функцию драйвера индикатора, который формирует информационные сигналы для индикатора из 16-битного двоичного числа, поступающего на его вход.

Инструменты для создания схемы и работа с ними описаны в документе «Практическое занятие  $1_v1$ ». Доступ к созданным экземплярам компонентов из **IP\_catalog—**а осуществляется через автоматически создаваемую папку **Project** в библиотеке элементов (рис. 25). Выбирайте верхний регистр при именовании сигнала для лучшей читаемости схемы.

Пояснения к схеме. Сигналы D3\_0[3..0], D4\_7[3..0], D8\_11[3..0], D12\_15[3..0], PNT[3..0] поступают на цепочки из двух последовательно соединенных триггеров для исключения явлений метастабильности триггеров. Таким образом, асинхронные входные сигналы привязываются к тактовой частоте CLK, на которой работает схема и удовлетворяют требованиям правил построения синхронных схем.



Рис. 26 Окно создания проектного файла (а) и окно выбора типа создаваемого проектного файла(b)

Схему удобней рисовать с включенной сеткой, управление ее видимостью можно выполнить следующим образом: **View-> Show Guidelines** или кликнуть ПКМ на экране редактора, затем выбрать **Show->Show Guidelines**. Если на схеме видны только части имен, настройте параметры монитора на вашем компьютере (может быть установлен не тот масштаб изображения).

При создании схемы обратите особое внимание на индексацию сигналов. Компоненты **WIRE** и **GND** проще искать в библиотеке по именам в окне ввода имени **Name**. С помощью компонента **WIRE** выполнена конкатенация (слияние) одноразрядных сигналов **PNT\_INT[x]** и 4-х разрядных сигналов **Dx\_xINT[3..0]** в 5-ти разрядный сигнал **DATAx[4..0]**. Таким образом к двоичному сигналу, который будет отображаться после преобразования в 7-сегментный код на соответствующем разряде индикатора, добавлен сигнал управления свечением точки на этом разряде индикатора. Входные сигналы перечисляются через запятую, при этом порядок их следования важен и соответствует порядку разрядов на выходе элемента **WIRE** (рис. 28).

Рекомендуется сначала поименовать компоненты **INPUT** и **OUTPUT**. В данной схеме это даст компилятору возможность распознать шинные источники сигналов и при создании схемы рисовать шинные линии. В противном случае это необходимо делать вручную следующим образом: выбрать инструмент па панели инструментов схемного редактора и нарисовать курсором мыши нужную линию. Либо нарисовать тонкую линию, затем выделить ее, нажать правую кнопку мыши и из выпадающего меню выбрать опцию **Bus Line**. Если поименовать простую (тонкую) линию связи на схеме многобитным именем, компилятор выдаст ошибку несоответствия типа линии и имени сигнала.



Рис. 27 Схема компонента ind\_drv



Рис. 28 Конкатенация одноразрядных сигналов PNT\_INT[x] и 4-х разрядных сигналов Dx\_xINT[3..0] в 5-ти разрядный сигнал DATAx[4..0] на элементе WIRE

Выделите входной вывод **D3\_0[3..0]**, нажмите правую кнопку мыши и из выпадающего меню выберите опцию **Properties**. В появивишемся окне **Pin Properties** в строке **Default value** выберите значение **GND** (рис. 29). В этом случае, при неподключенных к этим выводам сигналах, схема по умолчанию будет получать с них уровень логического '0'. Для остальных входных выводов по умолчанию установлены сигналы логической '1'.

4.4.После создания схемы сохраните ее.



Рис. 29 Установка значений сигналов на входных выводах по умолчанию, когда к ним не подключены внешние сигналы

# 6. Функциональное моделирование компонента

- 6.1. При открытом окне схемного редактора со схемой компонента **ind\_drv** выполните **Project -> Set as Top-Level Entity**. (Либо выделите имя компонента в папке **Files** окна **Project Navigator**, нажмите правую кнопку мыши и выберите опцию **Set as Top-Level Entity**, либо выполните **Ctrl+Shift+J**). Схема компонента станет верхним уровнем проекта.
- 6.2. Выберите задачу Analysis@Synthesis из окна задач Tasks или нажмите кнопку на панели задач, или выполните Ctrl+K, или Processing->Start->StartAnalysis@Synthesis. Запустится компиляция, результаты которой можно наблюдать в окне Compilation Report (рис. 30). Видно что, проектом верхнего уровня установлен файл ind\_drv.



Рис. 30 Результаты компиляции Analysis@Synthesis

Обратите внимание на имя проекта верхнего уровня. Устраните ошибки при необходимости.

# 6.3. Выполните команду

#### File -> Create/Update -> Create Symbol File for Current File

Будет создан графический символ для созданного компонента **ind\_drv.bsf**, который будет использоваться в качестве элемента в схеме проекта.

6.4. Выполните **File -> New**, откроется окошко (рис.31) с выбором типов создаваемых файлов. Выберите **University Program VWF**, далее «**OK**». В результате откроется окошко редактора эпюр симуляции (**Simulation Waveform Editor**) (рис. 32).



Рис. 31 Окно выбора типа создаваемого файла симуляции (Verification/Debugging File)

6.5. Сохраните созданный файл под именем **ind\_drv.vwf** (**File->Save\_As**). В окошке редактора сделайте следующие настройки (рис. 33):

- шаг сетки на экране **10 ns**: **Edit -> Grid Size**;

- время симуляции **2000 ns**: **Edit -> Set End Time**;



Рис. 32 Окно редактора Simulation Waveform





Рис. 33 Задание параметров окна симуляции (шага сетки и времени симуляции)

6.6. Задайте в колонке редактора Name имена выводов и сигналов проекта. Для этого выполните: Edit-> Insert-> Insert Node or Bus (или в поле колонки «Name», кликните ПКМ и выберите из выпадающего списка «Insert Node or Bus»). В появившемся окошке (рис. 34) выберите «Node Finder...» . Далее в появившемся окошке Node Finder в окошке Filter выберите «Pins: all», нажмите «List». В окошке Nodes Found выделите необходимые сигналы и перенесите в окошко Selected Nodes с помощью кнопки (по одному сигналу или группу выделенных сигналов, при этом можно сразу упорядочить сигналы, чтобы было удобней наблюдать их при анализе результатов симуляции) или кнопку (все сигналы) (рис. 35). Попробуйте сразу упорядочить сигналы, это позволит при анализе эпюр сигналов лучше понять работу схемы. Многоразрядные сигналы целесообразней отображать как группу. Далее дважды выполните «Ok».



Рис.34 Окно выбора сигналов Node Finder



Рис.35 Выбор сигналов для симуляции



Рис. 36 Экран редактора симуляции с именами выбранных для симуляции сигналов

6.7. Цель симуляции состоит в проверке схемы на всем множестве значений входных сигналов. Сигналы задаются с помощью панели значений (value):



Значения пиктограмм отображены в таблице 2.

Таблица 2

| Пикто-<br>грамма | Функция             | Горячие<br>клавиши | Комментарий                                          |
|------------------|---------------------|--------------------|------------------------------------------------------|
| ***              | Forcing Unknown (X) | Ctrl+Alt+X         | Сильная неопределенность                             |
| <u>o</u>         | Forcing Low (0)     | Ctrl+Alt+0         | Сильный логический '0'                               |
| 1                | Forcing High (1)    | Ctrl+Alt+1         | Сильная логическая '1'                               |
| Z                | High Impedance (Z)  | Ctrl+Alt+Z         | Высокий импеданс (высокое выходное сопротивление)    |
| XĪ               | Weak Low (L)        | Ctrl+Alt+L         | Слабый логический '0'                                |
| <u>XH</u>        | Weak High (H)       | Ctrl+Alt+H         | Слабая логическая '1'                                |
| INV              | Invert              | Ctrl+Alt+I         | Инверсия сигнала                                     |
| <u>X</u> c       | Count Value         | Ctrl+Alt+V         | Изменение сигнала (время, инкремент)                 |
| X                | Overwrite Clock     | Ctrl+Alt+K         | Периодический сигнал (период, смещение и скважность) |
| <u>\?</u>        | Arbitrary Value     | Ctrl+Alt+B         | Заданное пользователем значение                      |
| <u></u>          | Random Values       | Ctrl+Alt+R         | Случайное значение                                   |

Задать значения сигналов для симуляции можно 4-мя способами.

Первый способ задания сигналов: выделите фрагмент сигнала в поле эпюр и нажмите на требуемую по смыслу кнопку на панели значений. Для примера зададим сигнал СLК в виде периодически изменяющегося сигнала. Выделите все поле сигнала СLК двойным кликом ЛКМ на поле эпюр и выберите кнопку . Появится окно настройки сигнала Сlock, в котором зададим период сигнала значением 40 ns (рис. 37). Выполните «Ок», в окне редактора эпюр появится периодический сигнал частотой 25Mhz (рис. 38)



Рис.37 Окно задания сигнала с значением Overwrite Clock...



Рис.38 Эпюра сигнала СLК после задания его параметров

#### Второй способ задания сигналов:

- 1. Выделите всю строку сигнала в поле эпюр двойным кликом ЛКМ или фрагмент сигнала. Для этого нажмите ЛКМ в поле эпюр на строке выбранного сигнала (**D3\_0**) и потяните вправо, формируя при этом прямоугольное окошко нужной длины, отпустите ЛКМ, при этом останется выделенный фрагмент (рис. 39).
- 2. В выделенном сигнале (или фрагменте) нажмите ПКМ и в выпадающем меню выберите строку **Value**, появится еще одно меню, из которого можно выбрать нужные значения (рис. 40). В данном примере значение **Arbitrary value** (значение задаваемое пользователем). Задайте значение **binary**, "0000" (рис. 41).

**Третий** способ задания сигнала: также как и во втором способе выделите сигнал и задайте его значение через опции основного меню экрана **Edit** -> **Value** ->....

**И четвертый** способ, это использование комбинации клавиш при выделенном сигнале (см. выше в описании кнопок значений сигналов, таблица 2).



Рис. 39 Выделенный сигнал **D3\_0** в поле эпюр



Рис. 40 Определение типа значения выбранного сигнала



Рис.41 Определение значения сигнала выбранного типа

6.8. Задайте значения для остальных сигналов (Value -> Arbitrary или 12):

| D7_4   | binary | 0001 |
|--------|--------|------|
| D11_8  | binary | 0010 |
| D15_12 | binary | 0100 |
| PNT    | binary | 0001 |

Окончательно, тест должен иметь вид как на рис. 42.



Рис.42 Эпюры тестовых сигналов

В колонке **Value at 0ps** можно выбрать систему счисления сигналов. Для этого нажмите ЛКМ на сигнал в этой колонке, вся строка при этом высветится, затем нажмите ПКМ в этой же колонке и в выпадающем меню выберите строку **Radix**. В выпавшем меню можно выбрать требуемую систему счисления сигнала (рис. 42, 43).

Другой способ задания системы счисления сигнала: также выделить сигнал и выбрать систему счисления через опции основного меню экрана **Edit->Radix->....** 



Рис. 43 Выбор системы счисления для отображения значений сигналов

6.9. Выполните в окне редактора эпюр (рис. 44)

Simulation -> Simulation Settings -> Restore Defaults-> Save.



Рис.44 Настройка путей к файлу симуляции

6.10. Запустите симуляцию нажатием на кнопку (Run Functional Simulation) или выполните Simulation -> Run Functional Simulation.

На предложение во всплывшем окошке сохранить изменения в файле симуляции нажмите "Ok". Запустится функциональная симуляция, появится окно Simulation Flow Progress с отображением выполнения команд текущего процесса. В случае успешной симуляции окно Simulation Flow Progress закроется и откроется новое окно редактора эпюр (Read-Only) с результатами симуляции (рис. 45). В этом окне можно только просмотреть результаты симуляции, для модификации эпюр надо вернутся в первое окно симулятора, где они создавались. Обратите внимание на значение "1" в старшем бите сигнала D\_SS[7..0], когда выбирается 1-й разряд индикатора. Этот бит отвечает за свечение точки на индикаторе и определяется значением сигнала PNT[3..0]. В данном примере, он содержит единичку только для 1-го разряда индикатора. Поменяйте значение сигнала PNT[3..0] на "0100", выполните симуляцию и убедитесь, что теперь значение логической "1" находится в старшем бите 3 –го разряда индикатора. Сохраните скриншот для отчета.



Рис. 45 Результат функциональной симуляции компонента

Если окно **Simulation Flow Progress** после симуляции не исчезнет и в нем появится сообщения об ошибках (рис. 46), выполните следующую процедуру:

- закройте окно Simulation Flow Progress
- закройте окно редактора эпюр Simulation Waveform Editor
- выполните еще раз задачу **Analysis@Synthesis** (проконтролируйте, чтобы проектом верхнего уровня был файл **ind\_drv.bdf**). При этом обновятся все изменения в проекте, связанные с симуляцией.
- после успешной компиляции откройте файл ind\_drv.vwf и в открывшемся окне Simulation Waveform выполните Simulation -> Run Functional Simulation
- убедитесь в правильности результатов симуляции



Рис. 46 Окно Simulation Flow Progress редактора симуляции с сообщением об ошибке

#### 7. Создание иерархического проекта и его функциональное моделирование

- 7.1. Выполните **File** -> **New** или **Create New Design** в окне **Task**, выберите **Block\_Diagram/Schematic File**, далее **«OK»**. В результате откроется окошко схематического редактора (**Schematic Editor**).
- 7.2. Нарисуйте схему проекта верхнего уровня на базе созданного компонента **ind\_drv** (рис. 47). Это будет *иерархический проект* из 2-х уровней.
- 7.3. Сохраните файл со схемой **File -> Save As** с именем *lab3\_iav.bdf*.



Рис. 47 Схема дизайн-файла проекта lab3\_iav

Номера выводов появятся только после назначения номеров выводов микросхемы, к которым подключаются сигналы схемы (см. п.8.2.). Видимость номеров микросхемы на схеме управляется следующим образом: кликните ПКМ на поле редактора схемы, выберите Show -> Show Location Assignments.

#### 8. Функциональное моделирование проекта

8.1. Установите файл *lab3\_iav.bdf* проектом верхнего уровня:

# **Project -> Set as Top-Level Entity.**

- 8.2. Выполните компиляцию **Analysis@Synthesis.** Обратите внимание на имя проекта верхнего уровня. Устраните ошибки при необходимости.
- 8.3. Выполните **File -> New**, откроется окошко с выбором типов создаваемых файлов. Выберите **University Program VWF**, далее **«OK»**. В результате откроется окошко редактора эпюр симуляции (**Simulation Waveform Editor**).
- 8.4. Сохраните созданный файл под именем **lab3\_iav.vwf** (**File->Save\_As**). В окошке редактора сделайте следующие настройки:

- шаг сетки на экране **10 ns**: **Edit -> Grid Size**;

- время симуляции 1 us: Edit -> Set End Time;

8.5. Задайте в колонке Name редактора эпюр имена выводов и сигналов проекта. Для этого выполните: Edit-> Insert-> Insert Node or Bus (или в поле колонки «Name», кликните ПКМ и выберите из выпадающего списка «Insert Node or Bus»). В появившемся окошке выберите «Node Finder...» . Далее в появившемся окошке Node Finder (рис. 48) в окошке Filter выберите «Pins: all», нажмите «List».



Рис.48 Выбор сигналов для симуляции

В окошке **Nodes Found** выделите необходимые сигналы и перенесите в окошко **Selected Nodes** с помощью кнопки (по одному сигналу или группу выделенных сигналов, при этом можно сразу упорядочить сигналы, чтобы было удобней наблюдать их при анализе результатов симуляции) или кнопку (все сигналы). Попробуйте сразу упорядочить сигналы, это позволит при анализе эпюр сигналов лучше понять работу схемы. Многоразрядные выходные сигналы выберите как групповые. Входные выберите поразрядно. Далее дважды выполните «**Ok**».

Экран редактора симуляции эпюр приобретет вид как на рисунке 49. При этом входные сигналы имеют по умолчанию значение  $\frac{0}{2}$ , а выходные сигналы не определены  $\stackrel{1}{\otimes}$ .



Рис. 49 Экран редактора симуляции с именами выбранных для симуляции сигналов

Упорядочьте и сгруппируйте сигналы SW[0] – SW[7] (рис.50-51).



Рис. 50 Упорядочивание, группирование и именование сигналов



Рис.51 Окончательный вид колонки Name после группирования сигналов

Для этого выделите нужный сигнал ЛКМ и, не отпуская кнопки, перетащите имя сигнала в нужное место, затем отпустите ЛКМ. Далее сгруппируйте сигналы в группы SW\_A (сигналы SW[3], SW[2], SW[1], SW[0]) и SW\_B (сигналы SW[7], SW[6], SW[5], SW[4]). Группа создается следующим образом: выделите Ctrl + ЛКМ все нужные сигналы группы, затем нажмите ПКМ, выберите Grouping-> Groupe и в появившемся окне введите имя группы, далее «Ok». После создания группы можно закрыть ее, чтобы отображался только общий сигнал группы.

8.6. Задайте сигнал **СLK\_25MHZ** как периодический с периодом 40ns ( ),

Задайте значения групп **SW\_A = "0111"** и **SW\_B="0001"** (выделите поле сигнала нужной группы двойным кликом **JKM -> IIKM-> Value -> Arbitrary Value).** 

Значение РВА задайте как на рис. 52. Сохраните созданный тест.



Рис.52 Окончательный вид теста для симуляции

#### 8.7. Выполните в окне редактора эпюр

# Simulation -> Simulation Settings -> Restore Defaults-> Save.

8.8. Запустите симуляцию нажатием на кнопку (Run Functional Simulation) или выполните Simulation -> Run Functional Simulation.

На предложение во всплывшем окошке сохранить изменения в файле симуляции нажмите "Ok". Запустится функциональная симуляция, появится окно Simulation Flow Progress с отображением выполнения команд текущего процесса. В случае успешной симуляции окно Simulation Flow Progress закроется и откроется новое окно редактора эпюр (Read-Only) с результатами симуляции (рис. 53). В этом окне можно только просмотреть результаты симуляции, для модификации эпюр надо вернутся в первое окно симулятора, где они создавались. Обратите внимание, что когда сигнал PBA устанавливается в значение логической '1', в старшем бите сигнала D\_SS[7..0] для первого разряда индикатора также устанавливается логическая'1'. Этот бит отвечает за свечение точки на индикаторе и определяется значением сигнала PNT[3..0]. В данном примере, сигналы PNT[3..1] подключены к источнику логического '0', а сигнал PNT[0] подключен к кнопке PBA и при эмуляции ее нажатия (на тесте это когда сигнал PBA переключается из '0' в '1'), загорается точка на 1 разряде индикатора. Сохраните скриншот для отчета.



Рис.53 Результат функциональной симуляции схемы проекта

Если окно **Simulation Flow Progress** после симуляции не исчезнет и в нем появится сообщения об ошибках, выполните следующую процедуру:

- закройте окно Simulation Flow Progress
- закройте окно редактора эпюр Simulation Waveform Editor
- выполните еще раз задачу **Analysis@Synthesis** (проконтролируйте, чтобы проектом верхнего уровня был файл **ind\_drv.bdf**). При этом обновятся все изменения в проекте, связанные с симуляцией.
- после успешной компиляции откройте файл ind\_drv.vwf и в открывшемся окне Simulation Waveform выполните Simulation -> Run Functional Simulation
- убедитесь в правильности результатов симуляции

#### 9. Назначение выводов ПЛИС

9.1. Откройте редактор Pin Planner одним из следующих способов: Assignments -> Pin



9.2. В поле **Location** для каждого сигнала необходимо установить номер вывода микросхемы в соответствии со схемой отладочной платы. Для этого в строке выбранного сигнала в поле **Location** кликните ЛКМ и наберите номер вывода как на рис. 54 (набирайте только номер вывода!). Затем выполните **Enter** и выберите следующий сигнал. После того как все сигналы будут привязаны к выводам микросхемы ПЛИС, закройте окно редактора, все изменения автоматически сохранятся в файле проекта **lab3\_iav.qsf** (quartus setting file).

| Named: *      |           |          |          |  |  |  |
|---------------|-----------|----------|----------|--|--|--|
| Node Name     | Direction | Location | I/O Bank |  |  |  |
| in_ CLK_25MHZ | Input     | PIN_23   | 1        |  |  |  |
| out D_SS[7]   | Output    | PIN_75   | 5        |  |  |  |
| out D_SS[6]   | Output    | PIN_84   | 5        |  |  |  |
| Out D_SS[5]   | Output    | PIN_76   | 5        |  |  |  |
| out D_SS[4]   | Output    | PIN_85   | 5        |  |  |  |
| Out D_SS[3]   | Output    | PIN_77   | 5        |  |  |  |
| Out D_SS[2]   | Output    | PIN_86   | 5        |  |  |  |
| Out D_SS[1]   | Output    | PIN_133  | 8        |  |  |  |
| D_SS[0]       | Output    | PIN_87   | 5        |  |  |  |
| out DIG[3]    | Output    | PIN_73   | 5        |  |  |  |
| DIG[2]        | Output    | PIN_80   | 5        |  |  |  |
| DIG[1]        | Output    | PIN_74   | 5        |  |  |  |
| DIG[0]        | Output    | PIN_83   | 5        |  |  |  |
| PBA           | Input     | PIN_64   | 4        |  |  |  |
| in_ SW[7]     | Input     | PIN_88   | 5        |  |  |  |
| in_ SW[6]     | Input     | PIN_89   | 5        |  |  |  |
| in_ SW[5]     | Input     | PIN_90   | 6        |  |  |  |
| in_ SW[4]     | Input     | PIN_91   | 6        |  |  |  |
| in_ SW[3]     | Input     | PIN_49   | 3        |  |  |  |
| in_ SW[2]     | Input     | PIN_46   | 3        |  |  |  |
| in_ SW[1]     | Input     | PIN_25   | 2        |  |  |  |
| in_ SW[0]     | Input     | PIN_24   | 2        |  |  |  |

Рис. 54 Окно редактора **Pin Planner** с привязкой сигналов проекта к выводам ПЛИС

9.3. Все неиспользованные в проекте выводы микросхемы ПЛИС необходимо установить в режим «AS INPUT TRI-STATED». Для этого выполните Assignments-> Device-> Device and Pin Options. В появившемся окне Device and Pin Options выберите в поле Category строку Unused Pins и в окошке Reserve all unused pins выберите As input tri-stated with weak pull-up. После назначения выводов у символов ввода-вывода на схеме появятся номера выводов (PIN\_nn) микросхемы, к которым они привязаны (рис. 47).

#### 10. Создание sdc – файла

10.1. Создайте файл с информацией о временных требованиях (т.е. на какой частоте проект должен работать гарантированно) к проекту:

#### File =>New => Other Files => Synopsys Design Constraints File

10.2. Сохраните созданный текстовый проектный файл **File** =>**Save As** с именем *lab3\_iav.sdc* . Минимальный набор команд, который должен быть в нем определен, показан на рисунке 55.



Рис. 55 Задание временных требований к проекту

Скопируйте и внесите в файл следующие строки (чтобы не набирать вручную):

```
create_clock -name CLK_25MHZ -period 40.000 [get_ports CLK_25MHZ] derive_pll_clocks -create_base_clocks derive_clock_uncertainty
```

В первой строке задана частота, которой должен удовлетворять проект. Данная частота (25MHz) поступает на вход ПЛИС с выхода генератора прямоугольных сигналов отладочной платы.

#### Подсказка.

Откройте *lab1\_iav.sdc* из проекта *lab1\_iav* (**File-> Open-> <***path project/ lab1\_iav/...>*). Сохраните под именем *lab3\_iav.sdc* в папке проекта *lab3\_iav* и добавьте в текущий проект *lab3\_iav*. Важно, чтобы имена сигналов, для которых определены временные требования, в обоих проектах совпадали. При необходимости, отредактируйте значения временных параметров и имена сигналов.

10.3. Сохраните файл и проследите, чтобы файл появился в окне **Project Navigator** (Выберите вкладку **Files**). В противном случае, при открытом окне с файлом *lab3\_iav.sdc* выполните **Project->Add Current File to Project.** Файл *lab3\_iav.sdc* добавится в проект.

# 11. Выполнение полной компиляции проекта

11.1. После назначения сигналов на выводы микросхемы необходимо выполнить разводку схемы на кристалле ПЛИС (**Fitter**). Для этого выберите задачу **Compile Design** 



**Processing->Start Compilation.** Запустится компиляция, результаты которой можно наблюдать в окне **Compilation Report** (рис. 56). В окне отображаются основные параметры проекта и затраченные на его реализацию ресурсы микросхемы (количество логических элементов и использованных в них триггеров, количество выводов микросхемы, количество встроенных блоков памяти, умножителей и PLL).



Puc. 56 Окно Compilation Report с результатами полной компиляции

- 11.2. В случае успешной компиляции в окне **Message** появится информация об ее успешном окончании. В противном случае, устраните ошибки.
- 11.3. В окне **Compilation Report** откройте файл **Fmax Summary** с результатами временного анализа (рис. 57).



Puc. 57 Окно Compilation Report с результатами временного анализа проекта

Убедитесь, что максимально возможная частота работы проекта (Fmax), превышает заданные в файле lab3\_iav.sdc временные требования (CLK\_25MHZ).

# 12. Временное моделирование проекта

- 12.1. Откройте файл lab3\_iav.vwf.
- 12.2. Запустите симуляцию нажатием на кнопку (Run Timing Simulation) или выполните Simulation -> Run Timing Simulation. На эпюрах с результатами симуляции (рис. 58) видны переходные процессы на выходных сигналах, связанные с разным временем формирования результатов на разрядах сигналов DIG[3..0] и D\_SS[7..0]. Определите (примерно) время задержки изменения сигналов DIG[3] и DIG[2] относительно переднего фронта сигнала CLK\_25. Занесите результаты в отчет.



a)



Рис.58 Результат временной симуляции схемы проекта в исходном масштабе (a) и в увеличенном масштабе (b)

Если в результате симуляции появится окно Simulation Flow Progress с отображением ошибки, выполните Simulation -> Simulation Settings -> Выберите вкладку Timing Simulation Setting -> Restore Defaults-> Save. Затем повторите временную симуляцию.

# 13. Изменение параметров схемы проекта и его повторная полная компиляция

- 13.1. Для возможности симуляции за разумное время, формирование развертки изображения на индикаторе производится в ускоренном режиме. Это обеспечивается формированием высокой частоты сигнала ENA, по которому происходит смена состояний автомата по формированию сигналов развертки для индикатора. Эта частота, в свою очередь, формируется счетчиком Counter\_12b и зависит от его модуля счета. Для симуляции модуль установлен в значение 4. Для реальной работы схемы на отладочной плате необходимо частоту сигнала ENA снизить, иначе элементы схемы развертки индикатора не будут успевать отрабатывать необходимый алгоритм смены сигналов (не хватит быстродействия переключения транзисторов, например). Поэтому необходимо установить модуль счетчика, формирующего сигнал ENA, в большее значение. Для данной схемы приемлимое значение равно 4095. Модуль счетчика меняется с помощью MegaWizard Plug-In Manager.
- 13.2. Откройте файл со схемой проекта lab3\_iav.bdf и дважды кликните ЛКМ на компонент ind\_drv. В появившемся окошке Select File выберите файл ind\_drv.bdf (рис. 59), далее «Ok», откроется окно схематического редактора со схемой компонента ind drv.



Рис. 59 Выбор файла для изменений

13.3. Дважды кликните на компонент Counter\_12b, откроется MegaWizard Plug-In Manager. На странице 2 измените значение modulus с 4 на 4095 (рис. 60), далее на странице 5 выполните Finish. Далее в окне MegaWizard Plug-In Manager (рис. 61) выполните «Ok», подтвердите Update символа Counter\_12b (рис. 62a) и в следующем окне Update Symbol or Block выполните «Ok» (рис. 62b). На символе компонента появится новое значение модуля: 4095 (рис. 63).



Рис. 60 Изменение модуля счетчика



Рис. 61 Обновление компонента Counter\_12b



Рис. 62 Обновление символа Counter\_12b в схеме



Рис. 63 Обновление символа Counter\_12b в схеме

13.4. Сохраните схему и выполните полную компиляцию.

# 14. Конфигурирование ПЛИС и проверка работоспособности на отладочной плате.

- 14.1. Подсоедините к отладочной плате модуль 4-х разрядного 7-сегментного светодиодного индикатора.
- 14.2. Подключите отладочную плату miniDLab-CIV к компьютеру с помощью USB кабеля (тип A-miniB), и включите питание (рис. 64a). Проверьте правильность установки перемычек (рис. 64b).





Рис. 64 Переключатель Power(b) и конфигурация разъемов установки режимов работы платы (a)

14.3. Откройте окно программатора **Programmer** из окна **Tasks** (**Program Device**) или кнопкой **v** или **Tools->Programmer** (рис. 65).



Рис.65 Окно программатора

- 14.4. Если **USB blaster** в программаторе не виден, выберите его через кнопку **Hardware Setup.**
- 14.5. Если конфигурационный файл автоматически не загрузился, выберите его с помощью кнопки **Add File** из папки **output\_files** проекта, он хранится в файле с расширением **sof** (**SRAM Object File**) *lab3 iav.sof*.
- 14.6. Выполните **Start**, в окошке **Progress** будет виден текущий статус загрузки.
- 14.7. После успешной загрузки конфигурации ПЛИС проверьте работу проекта. Схема работает следующим образом:
- на 4-м разряде будет высвечиваться символ 'F',
- на 3-м разряде будет высвечиваться код с переключателей SW7-SW4 в шестнадцатиричном коде (hexadecimal),
- на 2-м разряде будет высвечиваться код с переключателей SW3-SW0 в шестнадцатиричном коде (hexadecimal),
- на 1-м разряде будет высвечиваться символ '0', светится точка при не нажатой кнопке PBA и при нажатой кнопке PBA точка гаснет.
- 14.8. Выключите и отсоедините отладочную плату от компьютера.

Лабораторная работа завершена.

# Общие требования к отчету:

- 1. Отразите в отчете порядок выполнения лабораторной работы и занесите в него результаты выполнения ключевых этапов в виде рисунков (путем копирования необходимой информации с экрана монитора) и текстовых пояснений.
- 2. В выводах отразите суть выполненной работы и полученные навыки.
- 3. Проанализируйте полученные данные, если это требуется в задании, и сделайте по ним выводы.